| ; RUN: llc < %s -march=ptx32 | FileCheck %s |
| |
| ; preds |
| ; (note: we convert back to i32 to return) |
| |
| define ptx_device i32 @cvt_pred_i16(i16 %x, i1 %y) { |
| ; CHECK: setp.gt.u16 %p[[P0:[0-9]+]], %rh{{[0-9]+}}, 0 |
| ; CHECK: and.pred %p2, %p[[P0:[0-9]+]], %p{{[0-9]+}}; |
| ; CHECK: selp.u32 %ret{{[0-9]+}}, 1, 0, %p[[P0:[0-9]+]]; |
| ; CHECK: ret; |
| %a = trunc i16 %x to i1 |
| %b = and i1 %a, %y |
| %c = zext i1 %b to i32 |
| ret i32 %c |
| } |
| |
| define ptx_device i32 @cvt_pred_i32(i32 %x, i1 %y) { |
| ; CHECK: setp.gt.u32 %p[[P0:[0-9]+]], %r{{[0-9]+}}, 0 |
| ; CHECK: and.pred %p2, %p[[P0:[0-9]+]], %p{{[0-9]+}}; |
| ; CHECK: selp.u32 %ret{{[0-9]+}}, 1, 0, %p[[P0:[0-9]+]]; |
| ; CHECK: ret; |
| %a = trunc i32 %x to i1 |
| %b = and i1 %a, %y |
| %c = zext i1 %b to i32 |
| ret i32 %c |
| } |
| |
| define ptx_device i32 @cvt_pred_i64(i64 %x, i1 %y) { |
| ; CHECK: setp.gt.u64 %p[[P0:[0-9]+]], %rd{{[0-9]+}}, 0 |
| ; CHECK: and.pred %p2, %p[[P0:[0-9]+]], %p{{[0-9]+}}; |
| ; CHECK: selp.u32 %ret{{[0-9]+}}, 1, 0, %p[[P0:[0-9]+]]; |
| ; CHECK: ret; |
| %a = trunc i64 %x to i1 |
| %b = and i1 %a, %y |
| %c = zext i1 %b to i32 |
| ret i32 %c |
| } |
| |
| define ptx_device i32 @cvt_pred_f32(float %x, i1 %y) { |
| ; CHECK: setp.gt.u32 %p[[P0:[0-9]+]], %r{{[0-9]+}}, 0 |
| ; CHECK: and.pred %p2, %p[[P0:[0-9]+]], %p{{[0-9]+}}; |
| ; CHECK: selp.u32 %ret{{[0-9]+}}, 1, 0, %p[[P0:[0-9]+]]; |
| ; CHECK: ret; |
| %a = fptoui float %x to i1 |
| %b = and i1 %a, %y |
| %c = zext i1 %b to i32 |
| ret i32 %c |
| } |
| |
| define ptx_device i32 @cvt_pred_f64(double %x, i1 %y) { |
| ; CHECK: setp.gt.u64 %p[[P0:[0-9]+]], %rd{{[0-9]+}}, 0 |
| ; CHECK: and.pred %p2, %p[[P0:[0-9]+]], %p{{[0-9]+}}; |
| ; CHECK: selp.u32 %ret{{[0-9]+}}, 1, 0, %p[[P0:[0-9]+]]; |
| ; CHECK: ret; |
| %a = fptoui double %x to i1 |
| %b = and i1 %a, %y |
| %c = zext i1 %b to i32 |
| ret i32 %c |
| } |
| |
| ; i16 |
| |
| define ptx_device i16 @cvt_i16_preds(i1 %x) { |
| ; CHECK: selp.u16 %ret{{[0-9]+}}, 1, 0, %p{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = zext i1 %x to i16 |
| ret i16 %a |
| } |
| |
| define ptx_device i16 @cvt_i16_i32(i32 %x) { |
| ; CHECK: cvt.u16.u32 %ret{{[0-9]+}}, %r{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = trunc i32 %x to i16 |
| ret i16 %a |
| } |
| |
| define ptx_device i16 @cvt_i16_i64(i64 %x) { |
| ; CHECK: cvt.u16.u64 %ret{{[0-9]+}}, %rd{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = trunc i64 %x to i16 |
| ret i16 %a |
| } |
| |
| define ptx_device i16 @cvt_i16_f32(float %x) { |
| ; CHECK: cvt.rzi.u16.f32 %ret{{[0-9]+}}, %f{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = fptoui float %x to i16 |
| ret i16 %a |
| } |
| |
| define ptx_device i16 @cvt_i16_f64(double %x) { |
| ; CHECK: cvt.rzi.u16.f64 %ret{{[0-9]+}}, %fd{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = fptoui double %x to i16 |
| ret i16 %a |
| } |
| |
| ; i32 |
| |
| define ptx_device i32 @cvt_i32_preds(i1 %x) { |
| ; CHECK: selp.u32 %ret{{[0-9]+}}, 1, 0, %p{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = zext i1 %x to i32 |
| ret i32 %a |
| } |
| |
| define ptx_device i32 @cvt_i32_i16(i16 %x) { |
| ; CHECK: cvt.u32.u16 %ret{{[0-9]+}}, %rh{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = zext i16 %x to i32 |
| ret i32 %a |
| } |
| |
| define ptx_device i32 @cvt_i32_i64(i64 %x) { |
| ; CHECK: cvt.u32.u64 %ret{{[0-9]+}}, %rd{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = trunc i64 %x to i32 |
| ret i32 %a |
| } |
| |
| define ptx_device i32 @cvt_i32_f32(float %x) { |
| ; CHECK: cvt.rzi.u32.f32 %ret{{[0-9]+}}, %f{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = fptoui float %x to i32 |
| ret i32 %a |
| } |
| |
| define ptx_device i32 @cvt_i32_f64(double %x) { |
| ; CHECK: cvt.rzi.u32.f64 %ret{{[0-9]+}}, %fd{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = fptoui double %x to i32 |
| ret i32 %a |
| } |
| |
| ; i64 |
| |
| define ptx_device i64 @cvt_i64_preds(i1 %x) { |
| ; CHECK: selp.u64 %ret{{[0-9]+}}, 1, 0, %p{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = zext i1 %x to i64 |
| ret i64 %a |
| } |
| |
| define ptx_device i64 @cvt_i64_i16(i16 %x) { |
| ; CHECK: cvt.u64.u16 %ret{{[0-9]+}}, %rh{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = zext i16 %x to i64 |
| ret i64 %a |
| } |
| |
| define ptx_device i64 @cvt_i64_i32(i32 %x) { |
| ; CHECK: cvt.u64.u32 %ret{{[0-9]+}}, %r{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = zext i32 %x to i64 |
| ret i64 %a |
| } |
| |
| define ptx_device i64 @cvt_i64_f32(float %x) { |
| ; CHECK: cvt.rzi.u64.f32 %ret{{[0-9]+}}, %f{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = fptoui float %x to i64 |
| ret i64 %a |
| } |
| |
| define ptx_device i64 @cvt_i64_f64(double %x) { |
| ; CHECK: cvt.rzi.u64.f64 %ret{{[0-9]+}}, %fd{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = fptoui double %x to i64 |
| ret i64 %a |
| } |
| |
| ; f32 |
| |
| define ptx_device float @cvt_f32_preds(i1 %x) { |
| ; CHECK: mov.b32 %f0, 1065353216; |
| ; CHECK: mov.b32 %f1, 0; |
| ; CHECK: selp.f32 %ret{{[0-9]+}}, %f0, %f1, %p{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = uitofp i1 %x to float |
| ret float %a |
| } |
| |
| define ptx_device float @cvt_f32_i16(i16 %x) { |
| ; CHECK: cvt.rn.f32.u16 %ret{{[0-9]+}}, %rh{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = uitofp i16 %x to float |
| ret float %a |
| } |
| |
| define ptx_device float @cvt_f32_i32(i32 %x) { |
| ; CHECK: cvt.rn.f32.u32 %ret{{[0-9]+}}, %r{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = uitofp i32 %x to float |
| ret float %a |
| } |
| |
| define ptx_device float @cvt_f32_i64(i64 %x) { |
| ; CHECK: cvt.rn.f32.u64 %ret{{[0-9]+}}, %rd{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = uitofp i64 %x to float |
| ret float %a |
| } |
| |
| define ptx_device float @cvt_f32_f64(double %x) { |
| ; CHECK: cvt.rn.f32.f64 %ret{{[0-9]+}}, %fd{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = fptrunc double %x to float |
| ret float %a |
| } |
| |
| define ptx_device float @cvt_f32_s16(i16 %x) { |
| ; CHECK: cvt.rn.f32.s16 %ret{{[0-9]+}}, %rh{{[0-9]+}} |
| ; CHECK: ret |
| %a = sitofp i16 %x to float |
| ret float %a |
| } |
| |
| define ptx_device float @cvt_f32_s32(i32 %x) { |
| ; CHECK: cvt.rn.f32.s32 %ret{{[0-9]+}}, %r{{[0-9]+}} |
| ; CHECK: ret |
| %a = sitofp i32 %x to float |
| ret float %a |
| } |
| |
| define ptx_device float @cvt_f32_s64(i64 %x) { |
| ; CHECK: cvt.rn.f32.s64 %ret{{[0-9]+}}, %rd{{[0-9]+}} |
| ; CHECK: ret |
| %a = sitofp i64 %x to float |
| ret float %a |
| } |
| |
| ; f64 |
| |
| define ptx_device double @cvt_f64_preds(i1 %x) { |
| ; CHECK: mov.b64 %fd0, 4575657221408423936; |
| ; CHECK: mov.b64 %fd1, 0; |
| ; CHECK: selp.f64 %ret{{[0-9]+}}, %fd0, %fd1, %p{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = uitofp i1 %x to double |
| ret double %a |
| } |
| |
| define ptx_device double @cvt_f64_i16(i16 %x) { |
| ; CHECK: cvt.rn.f64.u16 %ret{{[0-9]+}}, %rh{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = uitofp i16 %x to double |
| ret double %a |
| } |
| |
| define ptx_device double @cvt_f64_i32(i32 %x) { |
| ; CHECK: cvt.rn.f64.u32 %ret{{[0-9]+}}, %r{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = uitofp i32 %x to double |
| ret double %a |
| } |
| |
| define ptx_device double @cvt_f64_i64(i64 %x) { |
| ; CHECK: cvt.rn.f64.u64 %ret{{[0-9]+}}, %rd{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = uitofp i64 %x to double |
| ret double %a |
| } |
| |
| define ptx_device double @cvt_f64_f32(float %x) { |
| ; CHECK: cvt.f64.f32 %ret{{[0-9]+}}, %f{{[0-9]+}}; |
| ; CHECK: ret; |
| %a = fpext float %x to double |
| ret double %a |
| } |
| |
| define ptx_device double @cvt_f64_s16(i16 %x) { |
| ; CHECK: cvt.rn.f64.s16 %ret{{[0-9]+}}, %rh{{[0-9]+}} |
| ; CHECK: ret |
| %a = sitofp i16 %x to double |
| ret double %a |
| } |
| |
| define ptx_device double @cvt_f64_s32(i32 %x) { |
| ; CHECK: cvt.rn.f64.s32 %ret{{[0-9]+}}, %r{{[0-9]+}} |
| ; CHECK: ret |
| %a = sitofp i32 %x to double |
| ret double %a |
| } |
| |
| define ptx_device double @cvt_f64_s64(i64 %x) { |
| ; CHECK: cvt.rn.f64.s64 %ret{{[0-9]+}}, %rd{{[0-9]+}} |
| ; CHECK: ret |
| %a = sitofp i64 %x to double |
| ret double %a |
| } |